国产激情久久久久影院小草_国产91高跟丝袜_99精品视频99_三级真人片在线观看

基于FPGA的正弦信號源設(shè)計

時間:2024-10-15 16:56:49 通信工程畢業(yè)論文 我要投稿
  • 相關(guān)推薦

基于FPGA的正弦信號源設(shè)計

全部作者: 胡開勝 第1作者單位: 中國石油大學(xué)(北京)機(jī)電工程學(xué)院 論文摘要: 目前高精度信號源在諸多領(lǐng)域有著廣泛應(yīng)用。但傳統(tǒng)信號源的實現(xiàn)過多依賴硬件,而且外圍電路過于復(fù)雜,調(diào)試過程比較麻煩,不容易修改和升級。基于上述幾個方面的考慮,本文嘗試用VHDL以軟代硬的方法來設(shè)計1個正弦信號源,讓其幅度和頻率可控。 本文利用VHDL設(shè)計實現(xiàn)了頻率和幅度可控的正弦信號產(chǎn)生器,其中介紹了實現(xiàn)的基本原理,說明了其內(nèi)部結(jié)構(gòu)和軟件流程,簡要指出了器件的選擇依據(jù),最后給出了仿真波形。同時闡述了設(shè)計的思路和實現(xiàn)方法。經(jīng)過設(shè)計和測試,輸出波形達(dá)到了技術(shù)要求,且整個系統(tǒng)結(jié)構(gòu)緊湊、電路簡單、控制靈活、穩(wěn)定可靠、可擴(kuò)展性強(qiáng),與傳統(tǒng)的設(shè)計方法相比簡便易修改。 關(guān)鍵詞: FPGA;VHDL;正弦信號源;設(shè)計 (瀏覽全文) 發(fā)表日期: 2008年03月14日 同行評議:

(暫時沒有)

綜合評價: (暫時沒有) 修改稿:

【基于FPGA的正弦信號源設(shè)計】相關(guān)文章:

基于DDS技術(shù)的正弦衰減信號源03-07

基于EDA技術(shù)的FPGA設(shè)計03-18

基于FPGA的TS over lP的設(shè)計與實現(xiàn)03-21

基于FPGA的前端圖像采集卡的設(shè)計11-22

基于FPGA的DDS信號發(fā)生器的設(shè)計03-03

基于FPGA的高頻時鐘的分頻和分配設(shè)計03-19

基于FPGA的指紋特征點(diǎn)集匹配的設(shè)計與實現(xiàn)03-07

基于FPGA的快速傅立葉變換03-19

基于CPLD/FPGA的半整數(shù)分頻器的設(shè)計03-18

基于FPGA的RISC8位單片機(jī)設(shè)計03-30