- 相關(guān)推薦
2k-8k FFT處理器ROM面積的優(yōu)化
全部作者: 雷艷敏 第1作者單位: 武漢理工大學(xué) 論文摘要: 結(jié)合實時高速FFT的實際需求,硬件設(shè)計采用多級串聯(lián)的同步流水線結(jié)構(gòu)、基于SRAM、SDF(single-path delay feedback)、DIF等結(jié)構(gòu)和方法。2k/8k分解為5/6級radix-4蝶形單元與1級radix 2蝶形單元級聯(lián),設(shè)計對存儲旋轉(zhuǎn)因子的ROM規(guī)模進行了最佳優(yōu)化處理。整體劃分為多個模塊,均采用Verilog HDL語言描述,并進行了功能1致性仿真驗證。 關(guān)鍵詞: FFT,旋轉(zhuǎn)因子,ROM,radix-4 (瀏覽全文) 發(fā)表日期: 2007年03月27日 同行評議:
(暫時沒有)
綜合評價: (暫時沒有) 修改稿:
【2k-8k FFT處理器ROM面積的優(yōu)化】相關(guān)文章:
混合基FFT處理器的設(shè)計與Verilog實現(xiàn)03-07
DMB-T系統(tǒng)中FFT處理器的研究和硬件實現(xiàn)03-07
FFT算法的研究與DSP實現(xiàn)03-07
固定幾何結(jié)構(gòu)的FFT算法及其FPGA實現(xiàn)03-18
基于Cyclone系列FPGA的1024點FFT算法的實現(xiàn)03-07
用SP061A實現(xiàn)心電數(shù)據(jù)的FFT與壓縮03-18
ARM處理器的Boot與Remap03-07